<?xml version="1.0" encoding="UTF-8"?>
<feed xmlns="http://www.w3.org/2005/Atom" xml:lang="pl-pl">
<link rel="self" type="application/atom+xml" href="https://forum.atnel.pl/feed.php?f=4&amp;t=13281&amp;mode" />

<title>ATNEL tech-forum</title>
<link href="https://forum.atnel.pl/index.php" />
<updated>2015-10-18T13:39:30+01:00</updated>

<author><name><![CDATA[ATNEL tech-forum]]></name></author>
<id>https://forum.atnel.pl/feed.php?f=4&amp;t=13281&amp;mode</id>
<entry>
<author><name><![CDATA[SunRiver]]></name></author>
<updated>2015-10-18T13:39:30+01:00</updated>
<published>2015-10-18T13:39:30+01:00</published>
<id>https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142769#p142769</id>
<link href="https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142769#p142769"/>
<title type="html"><![CDATA[Re: Resetowanie się ATMEGA 644p]]></title>

<content type="html" xml:base="https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142769#p142769"><![CDATA[
1. dał kolega 10K pullUP na pin RESET mikrokontrolera ??<br />2. wyłacz jtag w fusebitach ...<br />3. filtrowanie zasilania ...<br />4. prawidłowe zasilanie ADC<br /><br />schemat i jeszcze raz schemat nie mogę pomóc  gdyż wróżką nie jestem ...<p>Statystyki: Napisane przez <a href="https://forum.atnel.pl/memberlist.php?mode=viewprofile&amp;u=58">SunRiver</a> — 18 paź 2015, o 13:39</p><hr />
]]></content>
</entry>
<entry>
<author><name><![CDATA[secom]]></name></author>
<updated>2015-10-18T13:34:25+01:00</updated>
<published>2015-10-18T13:34:25+01:00</published>
<id>https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142768#p142768</id>
<link href="https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142768#p142768"/>
<title type="html"><![CDATA[Re: Resetowanie się ATMEGA 644p]]></title>

<content type="html" xml:base="https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142768#p142768"><![CDATA[
Niestety nie dysponuje schematem żeby go pokazać. <br />Siłownik napedzany jest z H-bridge który z kolei sterowany jest z procesora za pomoca pinów PB1 i PC0.<br />Siłownik posiada sprzężenie potencjometryczne - wyjście potencjometru odczytuje ADC1 czyli pin PA1. Oczywiście do potencjometru podłączone jest napięcie 5V<br />Sprawdzałem oscyloskopem napięcie na procesorze - brak zakłóceń. Sprawdzałem na pinach procesora ewentualne zakłócenia które mogły by się nanosić z silnika DC który napędza siłownik ale również brak. Sprawdzałem pin PA1 czy tam nie ma zakłóceń ale też nie. Napięcie na pinie reset cały czas 5V. Tylko procesor nagle zaczyna wykonywać program od początku i flaga resetu od JTAG w MCUSR jest ustawiona.<br />Może na początek podpowiedział by mi Pan skąd przykładowo może się brać reset procesora od JTAG, skoro jest on nieużywany. Napewno by mi to pomogło na początek.<br /><br />Pozdrawiam<p>Statystyki: Napisane przez <a href="https://forum.atnel.pl/memberlist.php?mode=viewprofile&amp;u=1903">secom</a> — 18 paź 2015, o 13:34</p><hr />
]]></content>
</entry>
<entry>
<author><name><![CDATA[SunRiver]]></name></author>
<updated>2015-10-18T13:25:59+01:00</updated>
<published>2015-10-18T13:25:59+01:00</published>
<id>https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142767#p142767</id>
<link href="https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142767#p142767"/>
<title type="html"><![CDATA[Re: Resetowanie się ATMEGA 644p]]></title>

<content type="html" xml:base="https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142767#p142767"><![CDATA[
<div class="quotetitle">secom napisał(a):</div><div class="quotecontent"><br />Może mi ktoś wyjaśnić kiedy ten reset JTAG może wystapić?<br /></div><br /><br />Tylko i wyłącznie wtedy gdy masz podpięty JTAG (np. ATmel JTAG ICE) i nigdy indziej <br />gdyż sygnał ten jest aktywny tylko gdy uzywasz jtaga  , i nie ważne czy JTAG włączyłeś czy wyłączyłeś <br />w mikrokontrolerze  --- bo musi byc PODŁĄCZONY JTAG DO NIEGO. <br /><br />Pokaż schemat ...  bo nie jest to wina JTAGA i jego resetu<p>Statystyki: Napisane przez <a href="https://forum.atnel.pl/memberlist.php?mode=viewprofile&amp;u=58">SunRiver</a> — 18 paź 2015, o 13:25</p><hr />
]]></content>
</entry>
<entry>
<author><name><![CDATA[mirekk36]]></name></author>
<updated>2015-10-18T13:01:50+01:00</updated>
<published>2015-10-18T13:01:50+01:00</published>
<id>https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142764#p142764</id>
<link href="https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142764#p142764"/>
<title type="html"><![CDATA[Re: Resetowanie się ATMEGA 644p]]></title>

<content type="html" xml:base="https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142764#p142764"><![CDATA[
Najpierw to pokaż pan schemat czy swoje PCB bo tam trzeba upatrywać problemów a nie w JTAG'u, którego nie używasz<p>Statystyki: Napisane przez <a href="https://forum.atnel.pl/memberlist.php?mode=viewprofile&amp;u=54">mirekk36</a> — 18 paź 2015, o 13:01</p><hr />
]]></content>
</entry>
<entry>
<author><name><![CDATA[secom]]></name></author>
<updated>2015-10-18T12:53:21+01:00</updated>
<published>2015-10-18T12:53:21+01:00</published>
<id>https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142763#p142763</id>
<link href="https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142763#p142763"/>
<title type="html"><![CDATA[Resetowanie się ATMEGA 644p]]></title>

<content type="html" xml:base="https://forum.atnel.pl/viewtopic.php?t=13281&amp;p=142763#p142763"><![CDATA[
Witam<br /><br />Mam problem z resetującym się procesorem ATmega 644p. Steruje nim siłownikiem linowym. W momencie maksymalnego wysunięcia się siłownika bardzo często resetuje się procesor. badając rejestr MCUSR wychodzi że powodem resetu jest JTAG (JTAG AVR Reset). Nie bardzo rozumiem tą sytuacje. Ja nie używam interfejsu JTAG, jest on wyłączony . Może mi ktoś wyjaśnić kiedy ten reset JTAG może wystapić? <br /><br />Pozdrawiam<p>Statystyki: Napisane przez <a href="https://forum.atnel.pl/memberlist.php?mode=viewprofile&amp;u=1903">secom</a> — 18 paź 2015, o 12:53</p><hr />
]]></content>
</entry>
</feed>